Recommended expert
Pooria Varahram
Leitender Technologiearchitekt
Erfahrungen
Feb. 2025 - Bis heute
1 JahrLeitender Technologiearchitekt
Benetel
- Technologiestrategie vorantreiben
- Systemarchitektur leiten
- Initiativen zur Forschungsfinanzierung leiten
Okt. 2021 - Feb. 2025
3 Jahren 5 MonatenLeitender Ingenieur für Forschung und Entwicklung
Benetel
- Entwurf von Gesamtsystemlösungen zur Demonstration der Systemfunktionalität von Roadmap-Funktionen
- Leitung von Forschungsaktivitäten zur Unterstützung der Produkt-Roadmap von Benetel
- Leitung der Integration von Roadmap-Funktionen in laufende Produktentwicklungsprogramme
- Leitung der Erfassung und Verwaltung von Benetel-IP
Aug. 2021 - Okt. 2021
3 MonatenSenior Systemingenieur
Qorvo
- Erforschung von Algorithmen für UWB-Kommunikationssysteme
- Entwicklung von Systemsimulationen und Basisbandarchitekturen
Sept. 2020 - Aug. 2021
1 JahrLeitender Ingenieur
Benetel
- Entwurf und Entwicklung von DSP-Modulen wie DUC/DDC und PRACH in 5G-RRUs
- Entwicklung von ModelSim-Testbenches und Verifizierung mittels MATLAB/Octave-Simulation
- Leitung der 5G-Architekturentwicklung von ORAN-konformen RRUs
- Führung des FPGA-Teams bei Entwurf und Entwicklung der unteren L1-Schicht von 5G
- Aktive Mitarbeit am Entwurf und der Entwicklung von CUSM-Ebenen
- Erstellung von Firmware-Entwicklungsplänen und Berichterstattung des Fortschritts an Projektleiter
- Bereitstellung von Testvektoren für die RRU-Verifizierung basierend auf dem 3GPP-Standard
Jan. 2018 - Sept. 2020
2 Jahren 9 MonatenSenior FPGA-Ingenieur
Benetel
- Entwurf und Entwicklung von 4G- und 5G-NR-ORAN-konformen RRUs
- Entwicklung von FPGA-Code in SystemVerilog und Verilog
- Entwurf von digitalen Up-Conversion- und Down-Conversion-Modulen auf FPGA
- Entwicklung von selbstprüfenden Testbenches für Downlink- und Uplink-Strecken
- Entwurf und Entwicklung des PRACH-Moduls im RRU
- Leitung des ersten RRU-Projekts mit Split 7.2 unter Einsatz eines ARM-Prozessors, präsentiert auf Messen wie dem MWC und ausgezeichnet
- Entwicklung eines U-Plane-Pfads von ARM zu FPGA unter Verwendung von DMA und FIFO
- Aktive Teilnahme an ORAN-Meetings und umfangreiche Kenntnisse über Fronthaul- und CUSM-Ebenen erworben
- Beratung zu verschiedenen 5G-Technologieprojekten für mehrere Unternehmen
- Durchführung mehrerer interner Präsentationen für Benetel-Mitarbeiter zu Themen wie digitaler Predistortion, Crest-Faktor-Reduktion und OFDM-Systemen
- Projektplanung und Dokumentation
Sept. 2017 - Dez. 2017
4 MonatenRadio-Digital-Entwickler
Ericsson
- Durchführung der Kalibrierung eines 1-GHz-Breitbandsignals für den 5G-Prüfstand, einschließlich RF-DAC, RF-ADC und Breitband-PA
- Entwurf und Verifikation einer neuartigen DPD-Technik zur Linearisierung der Breitband-PA
- Beratung des CFR-Teams bei Ericsson
Aug. 2015 - Sept. 2017
2 Jahren 2 MonatenWissenschaftlicher Mitarbeiter
Maynooth University
- Entwicklung von Algorithmen für digitale Kommunikationssysteme
- Beratung von zwei US-Unternehmen bei ihrer Produktentwicklung in DPD- und Satellitenprojekten
- Implementierung einer digitalen Pre-Distortion-Technik auf Zynq mit ARM-Prozessor im FPGA
- Demonstration der Pre-Distortion-Funktionalität auf FPGA mit einem Transceiver-Board von Analog Devices
- Durchführung von RTL-Entwicklung und -Synthese
- Analyse des statischen Timing-Reports und Behebung kritischer Pfade im Design durch Anwendung von Pipeline-Verzögerungen
- Durchführung der Hardware-Kosimulation durch Datenübertragung von einem PC, während FPGA und Leistungsverstärker im Regelkreis waren
- Erstellung von Code zur Linearisierung eines TWTA-Leistungsverstärkers
Jan. 2013 - Juni 2015
2 Jahren 6 MonatenHochschuldozent
University Putra Malaysia
- Betreuung von Bachelor-, Master- und Doktoranden
- Beratung bei Forschungsprojekten und Dissertationen
- Lehre in Modulen zu Kommunikationssystemen
- Aktive Mitwirkung an der Kommerzialisierung eingereichter IPs und Entwicklung eines IP-Cores in Verilog
- Veröffentlichung von Fachartikeln in renommierten Fachzeitschriften
Juni 2012 - Jan. 2013
8 MonatenHochschuldozent
Asia Pacific University of Information Technology
- Lehre von Telekommunikationsmodulen
- Aufbau des Wireless-Labors und Teilnahme am Akkreditierungsverfahren
Juni 2010 - Juni 2012
2 Jahren 1 MonateForscher
University Putra Malaysia
- Einreichung von Forschungsanträgen
- Mitwirkung an der Kommerzialisierung von IPs
Jan. 2007 - Jan. 2008
1 Jahr 1 MonateElektroingenieur
AGNI Inc.
- Leitete die Elektronikgruppe
- Entwarf DC-DC- und DC-AC-Wandler
- Entwickelte C-Code, um über einen Atmel-Mikrocontroller ein Klappenventil zu steuern
- Entwarf eine H-Brücke
- Erstellte Schaltpläne und fertigte Leiterplatten an
März 2003 - März 2004
1 Jahr 1 MonateIngenieur für digitale Kommunikation
Resana Afzar Sharif
- Entwarf und entwickelte eine digitale Vorverzerrung für einen 2,4-GHz-Leistungsverstärker
- Beteiligt an Tests und Messungen eines TV-Senders mit PLL
Juni 2000 - Juni 2002
2 Jahren 1 MonateElektronikingenieur
Micromodje Industry
- Entwarf und entwickelte ein Digitalradio und erstellte die Stückliste
- Fertigte Leiterplatten an und zeichnete Schaltpläne
Zusammenfassung
Ich bin spezialisiert auf digitale Signalverarbeitung und FPGA-Programmierung für kabellose Kommunikationssysteme und habe umfassende Erfahrung im Entwurf und der Entwicklung von Remote-Radio-Einheiten (RRUs). Ich beherrsche Verilog, SystemVerilog und C sehr gut und arbeite versiert mit branchenüblichen Tools wie Quartus, Vivado, Vivado HLS, MATLAB, Python, Protel und Microwave Office. Ich habe das Design und die Architektur von 4G- und 5G-ORAN-konformen RRUs geleitet und mit mehreren begutachteten Veröffentlichungen sowie Patentanmeldungen zum Fachgebiet beigetragen.
Fähigkeiten
- Quartus
- Vivado
- Vivado Hls
- Matlab
- Orcad
- Protel
- Ads
- Vhdl/verilog
- Systemverilog
- Python
- Labview
- C
- Assembly
- Systemvue
- Microwave Office
- Microsoft Office
- Fpga-entwickler
- Dsp-entwickler
- Rf-front-end-entwickler
- Ingenieur Für Analoge Kommunikation
- Digital-design-entwickler
Sprachen
Englisch
VerhandlungssicherIrisch
VerhandlungssicherAusbildung
Okt. 2006 - Juni 2010
University Putra Malaysia (UPM)
Dr. (Ph.D.) · Seri Kembangan, Malaysia
Okt. 2003 - Juni 2005
TarbiatModares University
M.Sc. · Tehran, Iran, Islamische Republik
Okt. 1998 - Juni 2003
Khajeh Nasir Toosi
Bachelor of Engineering (B.Eng.) · Tehran, Iran, Islamische Republik
...und 1 Weitere
Zertifikate & Bescheinigungen
Arm Accredited Engineer (AAE)-Schulung
ARM
Sie suchen Freelancer?Passende Kandidaten in Sekunden!
FRATCH GPT testenWeitere Aktionen
Ähnliche Freelancer
Entdecken Sie andere Experten mit ähnlichen Qualifikationen und Erfahrungen.